Télécharger la liste

Description du projet

Qucs is a circuit simulator with a graphical user

  1. It aims to support all kinds of

circuit simulation types, including DC, AC, S-parameter, and harmonic balance analysis.

Système requise

System requirement is not defined
Information regarding Project Releases and Project Resources. Note that the information here is a quote from Freecode.com page, and the downloads themselves may not be hosted on OSDN.

2011-03-19 05:28
0.0.16

Ce communiqué est fourni avec un interactifs GNU / interface Octave. La coloration syntaxique pour Octave, Verilog-HDL, et Verilog-A la syntaxe a été ajoutée. La pré-compilation de modules VHDL et les bibliothèques à partir du code VHDL écrit par l'utilisateur sont maintenant supportés. Il ya plusieurs nouveaux composants, tels que le transistor modèles NIGBT, HICUM L2 v2.24, HICUM L0 L0 v1.2g et HICUM v1.3, diode tunnel, idéal ligne de transmission couplée, et un hybride idéal. Le solveur d'équation a maintenant la fonctionnalité du récepteur EMI mis en œuvre. La ligne de commande qucsconv convertisseur de données prend en charge Matlab v4 en tant que format de fichier d'exportation.
This release comes with an interactive GNU/Octave interface. Syntax highlighting for Octave, Verilog-HDL, and Verilog-A syntax has been added. Pre-compiled VHDL modules and libraries made from user-written VHDL code are supported now. There are several new components, such as transistor models NIGBT, HICUM L2 v2.24, HICUM L0 v1.2g and HICUM L0 v1.3, tunnel diode, ideal coupled transmission line, and an ideal hybrid. The equation solver now has EMI receiver functionality implemented. The qucsconv command line data converter supports Matlab v4 as an export file format.

2009-04-26 05:13
0.0.15

Cette version arrive avec de nouvelles traductions en arabe et en tchèque, de bibliothèques de modèles pour les régulateurs MOSFET, varistances, et les composants idéaux, et de nombreux nouveaux composants primitifs tels que EPFL-EKV NMOS / PMOS v2.6, HICUM L0 v1.2, et de nombreuses primitives numériques . Passer des paramètres aux Verilog-HDL et des sous-circuits VHDL et tapé paramètres génériques VHDL de fichiers sont désormais pris en charge mais aussi arbitraire d'entrée / sortie des signaux. Le Qucs-Converter outil vous permet maintenant de traduire les modèles existants HICUM en éléments de bibliothèque ainsi que la traduction de polynômes de C et L et F, H, E, et les sources SPICE polynôme G.
Tags: Major feature enhancements, Bugfixes
This release comes with new translations into Arabic and Czech, model libraries for MOSFETs regulators, varistors, and ideal components, and many new primitive components such as EPFL-EKV NMOS/PMOS V2.6, HICUM L0 v1.2, and numerous digital primitives. Passing parameters to Verilog-HDL and VHDL subcircuits and typed generic parameters of VHDL files are now supported as well as arbitrary in/out signals. The Qucs-Converter tool now allows you to translate existing HICUM models into library elements as well as the translation of polynomial C's and L's and F, H, E, and G polynomial SPICE sources.

2008-04-10 22:37
0.0.14

Cette version arrive avec quelques éléments nouveaux, c'est à dire, diac, triac, thyristor, amplificateur logarithmique, HICUM L0 v1.12, potentiomètre, l'équation définie RF appareil, et les MESFET (Curtice, Statz, TOM-1, et TOM-2). Le Qucs-transcalc outil contient également la synthèse et l'analyse des types de lignes coplanaires. Impression sous Win32 a finalement été fixée. Support des sous-et super-script dans les peintures de texte graphique a été ajoutée. Last but not least, les arguments de versions de PlotVs () avec 3 ou plus ont été ajoutés aux capacités Equation Solver.
Tags: Minor feature enhancements
This release comes with a few new components, i.e., diac, triac, thyristor, logarithmic amplifier, HICUM L0 v1.12, potentiometer, equation defined RF device, and MESFET (Curtice, Statz, TOM-1, and TOM-2). The Qucs-Transcalc tool also contains synthesis and analysis of coplanar line types. Printing under Win32 has finally been fixed. Support for sub- and super-script in graphical text paintings has been added. Last but not least, versions of PlotVs() with 3 or more arguments have been added to the equation solver capabilities.

2007-12-30 18:24
0.0.13

Cette version arrive avec quelques nouveaux composants, de fichiers basés sur IE sources de courant et de tension, un amplificateur opérationnel modulaire et l'HICUM L2 v2.22 modèle d'appareil. Dans les équations, les vecteurs et les matrices immédiats sont autorisés ainsi que la notation de génie des nombres, et quelques fonctions supplémentaires ont été ajoutées (aléatoire, srandom, StabFactor, et StabMeasure). Touchstone fichiers peuvent être exportés et les fichiers CSV peuvent être importés en utilisant la ligne de commande de données convertisseur QucsConv.
Tags: Minor feature enhancements
This release comes with some new components, i.e. file-based current and voltage sources, a modular operational amplifier, and the HICUM L2 v2.22 device model. In equations, immediate vectors and matrices are allowed as well as engineering notation of numbers, and some more functions have been added (random, srandom, StabFactor, and StabMeasure). Touchstone files can be exported and CSV files can be imported using the command line data converter QucsConv.

2007-06-17 16:28
0.0.12

Le présent communiqué est fourni avec une traduction en ukrainien, un préprocesseur sélectionnable dans le composant SPICE, et deux nouveaux composants (tension exponentielle et source de courant). Les bibliothèques peuvent maintenant contenir analogiques ainsi que des sous-circuits numériques. Modélisation analogique est sensiblement renforcé par des dispositifs symboliquement définies. La liste des fonctions disponibles dans le solveur d'équations a été étendu pour supporter plus de fonctions, les opérateurs logiques et rationnels, et le ternaire?: Construire. Pure simulations numériques peuvent aussi être réalisées par Verilog-HDL comme une alternative au VHDL.
Tags: Major feature enhancements
This release comes with a translation into Ukrainian, a selectable preprocessor in the SPICE component, and two new components (exponential voltage and current source). Libraries can now contain analogue as well as digital subcircuits. Analogue modelling is substantially strengthened by symbolically defined devices. The list of available functions in the equation solver has been extended to support more functions, logical and rational operators, and the ternary ?: construct. Pure digital simulations can be also performed by Verilog-HDL as an alternative to VHDL.

Project Resources